pesanan_bg

produk

(Komponen Elektronik) 5V927PGGI8

Deskripsi Singkat:


Rincian produk

Label Produk

Atribut Produk

JENIS KETERANGAN
Kategori Sirkuit Terpadu (IC)

Jam/Waktu

Generator Jam, PLL, Synthesizer Frekuensi

Mfr Renesas elektronik Amerika Inc
Seri -
Kemasan Pita & Gulungan (TR)
Status Produk Usang
Jenis Pembuat Jam
PLL Ya dengan Bypass
Memasukkan LVTTL, Kristal
Keluaran LVTTL
Jumlah Sirkuit 1
Rasio – Masukan:Keluaran 2:4
Diferensial – Masukan: Keluaran Tidak tidak
Frekuensi – Maks 160MHz
Pembagi/Pengganda Ya Tidak
Sumber tegangan 3V ~ 3.6V
Suhu Operasional -40°C ~ 85°C
Tipe Pemasangan Permukaan gunung
Paket / Kasus 16-TSSOP (0,173″, Lebar 4,40mm)
Paket Perangkat Pemasok 16-TSSOP
Nomor Produk Dasar IDT5V927

Dokumen & Media

JENIS SUMBER DAYA TAUTAN
Lembar data IDT5V927
Keusangan PCN/ EOL Revisi 23/Des/2013

Beberapa Perangkat 28/Okt/2013

Lembar Data HTML IDT5V927

Klasifikasi Lingkungan & Ekspor

ATRIBUT KETERANGAN
Tingkat Sensitivitas Kelembaban (MSL) 1 (Tidak terbatas)
Status MENCAPAI REACH Tidak Terpengaruh
ECCN TELINGA99
HTSUS 8542.39.0001

Sumber daya tambahan

ATRIBUT KETERANGAN
Nama lain 5V927PGGI8
Paket standar 4.000

Rincian Produk
PROSESOR SINYAL DIGITAL 24-BIT

Motorola DSP56307, anggota keluarga prosesor sinyal digital (DSP) yang dapat diprogram DSP56300, mendukung aplikasi infrastruktur nirkabel dengan operasi pemfilteran umum.Koprosesor filter yang ditingkatkan (EFCOP) pada chip memproses algoritma filter secara paralel dengan operasi inti, sehingga meningkatkan kinerja dan efisiensi DSP secara keseluruhan.Seperti anggota keluarga lainnya, DSP56307 menggunakan mesin satu siklus jam per instruksi berkinerja tinggi (kompatibel dengan kode dengan keluarga inti DSP56000 Motorola yang populer), pemindah barel, pengalamatan 24-bit, cache instruksi, dan pengontrol akses memori langsung, seperti pada Gambar 1. DSP56307 menawarkan kinerja pada 100 juta instruksi (MIPS) per detik menggunakan jam internal 100 MHz dengan inti 2,5 volt dan daya input/output 3,3 volt independen.

Ringkasan
Menggunakan arsitektur berbasis kolom ASMBL (Advanced Silicon Modular Block) generasi kedua, XC5VLX330T-3FFG1738I berisi lima platform berbeda (sub-keluarga), pilihan terbanyak yang ditawarkan oleh keluarga FPGA mana pun.Setiap platform berisi rasio fitur yang berbeda untuk memenuhi kebutuhan beragam desain logika tingkat lanjut.Selain struktur logika berkinerja tinggi yang paling canggih, FPGA XC5VLX330T-3FFG1738I berisi banyak blok tingkat sistem hard-IP, termasuk blok RAM/FIFO 36-Kbit yang kuat, irisan DSP 25 x 18 generasi kedua, teknologi Select IO dengan built- dalam impedansi yang dikontrol secara digital, blok antarmuka sinkron sumber Chip Sync, fungsionalitas monitor sistem,

FITUR
Inti DSP56300 Berkinerja Tinggi
● 100 juta instruksi per detik (MIPS) dengan clock 100 MHz pada inti 2,5 V dan 3,3 VI/O
● Kode objek kompatibel dengan inti DSP56000
● Kumpulan instruksi yang sangat paralel
● Unit logika aritmatika data (ALU)
- Akumulator pengali paralel 24 x 24-bit yang disalurkan sepenuhnya
- Pemindah barel paralel 56-bit (pergeseran dan normalisasi cepat; pembuatan dan penguraian aliran bit)
- Instruksi ALU bersyarat
- Dukungan aritmatika 24-bit atau 16-bit di bawah kendali perangkat lunak
● Unit kendali program (PCU)
- Dukungan posisi kode independen (PIC).
- Mode pengalamatan yang dioptimalkan untuk aplikasi DSP (termasuk offset langsung)
- Pengontrol cache instruksi on-chip
- Tumpukan perangkat keras yang dapat diperluas dengan memori on-chip
- Loop DO perangkat keras bersarang
- Interupsi pengembalian otomatis yang cepat
● Akses memori langsung (DMA)
- Enam saluran DMA mendukung akses internal dan eksternal
- Transfer satu, dua, dan tiga dimensi (termasuk buffering melingkar)
- Interupsi transfer akhir blok
- Memicu dari jalur interupsi dan semua periferal
● Loop fase-terkunci (PLL)
- Memungkinkan perubahan faktor pembagian daya rendah (DF) tanpa kehilangan kunci
- Jam keluaran dengan eliminasi miring
● Dukungan debugging perangkat keras
- Modul Emulasi On-Chip (Pada CE).
- Port akses uji grup aksi uji bersama (JTAG) (TAP)
- Mode pelacakan alamat mencerminkan akses RAM Program internal pada port eksternal


  • Sebelumnya:
  • Berikutnya:

  • Tulis pesan Anda di sini dan kirimkan kepada kami