LVDS Serializer 2975Mbps Otomotif 40-Pin WQFN EP T/R DS90UB927QSQX/NOPB
Atribut Produk
JENIS | KETERANGAN |
Kategori | Sirkuit Terpadu (IC) |
Mfr | Instrumen Texas |
Seri | Otomotif, AEC-Q100 |
Kemasan | Pita & Gulungan (TR) Potong Pita (CT) Digi-Reel® |
SPQ | 2500T&R |
Status Produk | Aktif |
Fungsi | Pembuat serial |
Kecepatan Data | 2,975Gbps |
MemasukkanJenis | FPD-Link, LVDS |
Jenis Keluaran | FPD-Link III, LVDS |
Jumlah Keluaran | 13 |
Jumlah Keluaran | 1 |
Sumber tegangan | 3V ~ 3.6V |
Suhu Operasional | -40°C ~ 105°C (TA) |
Tipe Pemasangan | Permukaan gunung |
Paket / Kasus | Bantalan Terkena 40-WFQFN |
Paket Perangkat Pemasok | 40-WQFN (6x6) |
Nomor Produk Dasar | DS90UB927 |
1.
Dengan menganalisis bentuk gelombang i2c dari slave, Anda juga akan menemukan fenomena yang sangat menarik, ketika membaca data register, slave akan mengeluarkan terlebih dahulu bentuk gelombangnya untuk pra-baca, misalnya untuk membaca data alamat terdaftar 0x00, Anda akan melihat pada waveform setelah master mengeluarkan alamat register tulis 0x00, kemudian akan mengeluarkan alamat slave untuk pembacaan (R/W = (R/W = 1), slave akan mengeluarkan 8 waveform SCL untuk pre-read segera setelah waveform tersebut dikeluarkan, dan 8 jam ini tidak sesuai di sisi master, master akan dikeluarkan nanti, jadi budak setara dengan dikeluarkan terlebih dahulu.
Desain tempat ini sangat cerdik karena protokol i2c menetapkan bahwa peregangan i2c hanya dapat terjadi pada bit kesembilan, yaitu bit ACK.bentuk gelombang tidak boleh ditarik, dan tidak ada data yang diterima dari budak pada saat ini, jadi ada masalah.
Pendekatan TI adalah, karena ada tindakan tulis di depan, diikuti dengan alamat budak baca yang dikirim segera setelahnya, jelas bahwa alamat terdaftar yang akan dibaca adalah yang tertulis di depan, sehingga master akan mengirimkan alamat budak baca dalam tarikan ACK 9bit sambil mengirimkan delapan SCL untuk membaca dan menulis register, dan kemudian melepaskan SCL, master mendeteksi rilis SCL setelah Master mendeteksi bahwa SCL dilepaskan dan mentransmisikan ulang jam data baca, di mana titik data dikembalikan ke CPU.
2.
Istilah atau Terminologi Umum LVDS
1) Pasangan Diferensial: Mengacu pada transmisi sinyal LVDS menggunakan dua driver keluaran untuk menggerakkan dua saluran transmisi, satu membawa sinyal dan yang lainnya membawa sinyal pelengkap.Sinyal yang diperlukan adalah perbedaan tegangan pada dua saluran transmisi, yang membawa informasi sinyal yang akan ditransmisikan.
2) Pasangan sinyal: mengacu pada rangkaian antarmuka LVDS dimana keluaran dari setiap saluran transmisi data atau saluran transmisi jam adalah dua sinyal (output positif dan negatif)
3) Sumber: Perangkat yang menghasilkan kumpulan data teks, grafik, gambar, audio, dan video.
4) Penerima (Sink): perangkat yang memproses dan menampilkan data.
5) FPD-LINK: Flat Panel Display Link, spesifikasi antarmuka video digital berkecepatan tinggi berdasarkan standar LVDS yang dibuat oleh National Semiconductor pada tahun 1996 (diakuisisi oleh Texas Instruments TI pada tahun 2011) untuk mendukung transfer data dari pengontrol grafis ke LCD panel.
6) GMSL: Gigabit Multimedia Serial Link, format protokol transmisi sinyal LVDS yang dikembangkan oleh Maxim berdasarkan standar LVDS.
7) Saluran maju: Saluran transmisi data berkecepatan tinggi dari Serializer ke Deserializer.
8) Saluran Belakang: Disebut juga Saluran terbalik, mengacu pada saluran transmisi data berkecepatan rendah dari Deserializer ke Serializer.