LCMXO2-256HC-4TG100C Asli dan Baru Dengan Harga Kompetitif Dalam Stok Pemasok IC
Atribut Produk
Kode Bebas Pb | Ya |
Kode Rohs | Ya |
Bagian Kode Siklus Hidup | Aktif |
Produsen Ihs | LATTICE SEMICONDUCTOR CORP |
Bagian Kode Paket | QFP |
Deskripsi Paket | LFQFP, |
Jumlah Pin | 100 |
Jangkau Kode Kepatuhan | patuh |
Kode ECCN | TELINGA99 |
Kode HTS | 8542.39.00.01 |
Produsen Samacsys | Semikonduktor Kisi |
Fitur Tambahan | JUGA BEROPERASI PADA SUPPLY NOMINAL 3,3 V |
Kode JESD-30 | S-PQFP-G100 |
Kode JESD-609 | e3 |
Panjang | 14mm |
Tingkat Sensitivitas Kelembaban | 3 |
Jumlah Input Khusus | |
Jumlah Jalur I/O | |
Jumlah Masukan | 55 |
Jumlah Keluaran | 55 |
Jumlah Terminal | 100 |
Suhu Pengoperasian-Maks | 85 °C |
Suhu Operasional-Min | |
Organisasi | 0 INPUT KHUSUS, 0 I/O |
Fungsi Keluaran | CAMPURAN |
Paket Bahan Tubuh | PLASTIK/EPOKSI |
Kode Paket | LFQFP |
Kode Kesetaraan Paket | TQFP100,.63SQ |
Bentuk Paket | PERSEGI |
Gaya Paket | FLATPACK, PROFIL RENDAH, PITCH HALUS |
Metode Pengepakan | BAKI |
Suhu Reflow Puncak (Cel) | 260 |
Pasokan Listrik | 2,5/3,3V |
Tipe Logika yang Dapat Diprogram | FLASH PLD |
Keterlambatan Propagasi | 7,36 ns |
Status Kualifikasi | Tidak Memenuhi Syarat |
Tinggi Duduk-Maks | 1,6mm |
Tegangan Pasokan-Maks | 3.462V |
Tegangan Pasokan-Min | 2.375V |
Tegangan Pasokan-Nom | 2,5V |
Permukaan gunung | YA |
Kelas Suhu | LAINNYA |
Terminal Selesai | Timah Matte (Sn) |
Formulir Terminal | SAYAP CAMAR |
Lapangan Terminal | 0,5 mm |
Posisi Terminal | KUAD |
Time@Peak Reflow Suhu-Maks (s) | 30 |
Lebar | 14mm |
perkenalan produk
Complex Programmable Logic Device (CPLD) adalah Sirkuit Terpadu khusus aplikasi (ASIC) dalam Sirkuit Terpadu LSI (Large Scale Integrated Circuit).Sangat cocok untuk desain sistem digital kontrol intensif, dan kontrol penundaannya nyaman.CPLD adalah salah satu perangkat dengan pertumbuhan tercepat di sirkuit terpadu.
Komponen CPLD
CPLD adalah perangkat logika kompleks yang dapat diprogram dengan skala besar dan struktur kompleks, yang termasuk dalam rentang skala besarsirkuit terintegrasi.
CPLD memiliki lima bagian utama: blok array logis, unit makro, jangka waktu produk yang diperluas, array kabel yang dapat diprogram, dan blok kontrol I/O.
1. Blok Array Logis (LAB)
Blok array logis terdiri dari array 16 sel makro, dan beberapa LABS dihubungkan bersama oleh array yang dapat diprogram (PIA) dan bus global
2. Satuan makro
Unit makro dalam seri MAX7000 terdiri dari tiga blok fungsional: array logis, matriks pemilihan produk, dan register yang dapat diprogram.
3. Jangka waktu produk diperpanjang
Satu istilah produk dari setiap sel makro dapat dikirim kembali ke array logis.
4. PIA susunan kabel yang dapat diprogram
Setiap LAB dapat dihubungkan untuk membentuk logika yang diperlukan melalui array kabel yang dapat diprogram.Bus global ini adalah saluran yang dapat diprogram yang dapat menghubungkan sumber sinyal apa pun di perangkat ke tujuannya.
5. Blok kontrol I/O
Blok kontrol I/O memungkinkan setiap pin I/O dikonfigurasi secara individual untuk operasi input/output dan dua arah.
Perbandingan CPLD dan FPGA
Meskipun keduanyaFPGADanCPLDadalah perangkat ASIC yang dapat diprogram dan memiliki banyak karakteristik umum, karena perbedaan struktur CPLD dan FPGA, mereka memiliki karakteristiknya sendiri:
1.CPLD lebih cocok untuk menyelesaikan berbagai algoritma dan logika kombinatorial, dan FP GA lebih cocok untuk menyelesaikan logika sekuensial.Dengan kata lain, FPGA lebih cocok untuk struktur kaya flip-flop, sedangkan CPLD lebih cocok untuk struktur kaya istilah produk dan terbatas flip-flop.
2. Struktur perutean kontinu CPLD menentukan bahwa penundaan waktunya seragam dan dapat diprediksi, sedangkan struktur perutean FPGA yang tersegmentasi menentukan ketidakpastian penundaannya.
3.FPGA memiliki fleksibilitas lebih dari CPLD dalam pemrograman.CPLD diprogram dengan memodifikasi fungsi logika dengan rangkaian koneksi internal tetap, sedangkan FPGA diprogram dengan mengubah kabel koneksi internal.FP GA dapat diprogram di bawah gerbang logika, sedangkan CPLD diprogram di bawah blok logika.
4. Integrasi FPGA lebih tinggi daripada CPLD, dan memiliki struktur pengkabelan dan implementasi logika yang lebih kompleks.
5.CPLD lebih nyaman digunakan daripada FPGA.Pemrograman CPLD menggunakan teknologi E2PROM atau FASTFLASH, tanpa chip memori eksternal, mudah digunakan.Namun, informasi pemrograman FPGA perlu disimpan di memori eksternal, dan metode penggunaannya rumit.
6. CPLDS lebih cepat dari FPgas dan memiliki prediktabilitas waktu yang lebih besar.Hal ini karena FPGas adalah pemrograman tingkat gerbang dan interkoneksi terdistribusi diadopsi antara CLBS, sedangkan CPLDS adalah pemrograman tingkat blok logika dan interkoneksi antara blok logikanya digabungkan.
7.Dalam cara pemrograman, CPLD terutama didasarkan pada pemrograman memori E2PROM atau FLASH, waktu pemrograman hingga 10,000 kali, keuntungannya adalah sistem mematikan informasi pemrograman tidak hilang.CPLD dapat dibagi menjadi dua kategori: pemrograman pada programmer dan pemrograman pada sistem.Sebagian besar FPGA didasarkan pada pemrograman SRAM, informasi pemrograman hilang ketika sistem dimatikan, dan data pemrograman perlu ditulis kembali ke SRAM dari luar perangkat setiap kali perangkat dihidupkan.Keuntungannya adalah dapat diprogram kapan saja, dan dapat diprogram dengan cepat dalam pekerjaan, sehingga mencapai konfigurasi dinamis di tingkat dewan dan tingkat sistem.
8.Kerahasiaan CPLD baik, kerahasiaan FPGA buruk.
9. Secara umum, konsumsi daya CPLD lebih besar daripada FPGA, dan semakin tinggi tingkat integrasinya, semakin jelas.