XC2C256-7TQG144C QFP144 chip xilinx 1.8V Kuantitas input-output 118 FLASH PLD IC elektronik
Atribut Produk
JENIS | KETERANGAN | PILIH |
Kategori | Sirkuit Terpadu (IC) |
|
Mfr | AMD Xilinx |
|
Seri | Pelari Keren II |
|
Kemasan | Baki |
|
Status Produk | Aktif |
|
Tipe yang Dapat Diprogram | Dalam Sistem yang Dapat Diprogram |
|
Waktu Tunda tpd(1) Maks | 6,7 ns |
|
Pasokan Tegangan – Internal | 1.7V ~ 1.9V |
|
Jumlah Elemen/Blok Logika | 16 |
|
Jumlah Macrocell | 256 |
|
Jumlah Gerbang | 6000 |
|
Jumlah I/O | 118 |
|
Suhu Operasional | 0°C ~ 70°C (TA) |
|
Tipe Pemasangan | Permukaan gunung |
|
Paket / Kasus | 144-LQFP |
|
Paket Perangkat Pemasok | 144-TQFP (20×20) |
|
Nomor Produk Dasar | XC2C256 |
|
Laporkan Kesalahan Informasi Produk
Lihat Serupa
Dokumen & Media
JENIS SUMBER DAYA | TAUTAN |
Lembar data | Lembar Data XC2C256 |
Informasi Lingkungan | Sertifikat RoHS Xiliinx |
Produk unggulan | CPLD CoolRunner™-II |
Perakitan/Asal PCN | Mult Dev LeadFrame Bab 29/Okt/2018 |
Lembar Data HTML | Lembar Data XC2C256 |
Klasifikasi Lingkungan & Ekspor
ATRIBUT | KETERANGAN |
Status RoHS | Sesuai ROHS3 |
Tingkat Sensitivitas Kelembaban (MSL) | 3 (168 Jam) |
Status MENCAPAI | REACH Tidak Terpengaruh |
ECCN | TELINGA99 |
HTSUS | 8542.39.0001 |
Perangkat logika yang dapat diprogram kompleks (CPLD) adalah perangkat logika dengan array AND/OR dan sel makro yang sepenuhnya dapat diprogram.Sel makro adalah blok penyusun utama CPLD, yang berisi operasi logika kompleks dan logika untuk mengimplementasikan ekspresi bentuk normal disjungtif.Array AND/OR sepenuhnya dapat diprogram ulang dan bertanggung jawab untuk menjalankan berbagai fungsi logika.Sel makro juga dapat didefinisikan sebagai blok fungsional yang bertanggung jawab untuk menjalankan logika sekuensial atau kombinatorial.
Perangkat logika kompleks yang dapat diprogram adalah produk inovatif dibandingkan dengan perangkat logika sebelumnya seperti array logika yang dapat diprogram (PLA) dan Logika Array yang Dapat Diprogram (PAL).Perangkat logika sebelumnya tidak dapat diprogram, sehingga logika dibangun dengan menggabungkan beberapa chip logika secara bersamaan.CPLD memiliki kompleksitas antara PAL dan array gerbang yang dapat diprogram di lapangan (FPGA).Ia juga memiliki fitur arsitektur PAL dan FPGA.Perbedaan arsitektur utama antara CPLD dan FPGA adalah bahwa FPGA didasarkan pada tabel pencarian, sedangkan CPLD didasarkan pada lautan gerbang.
Ciri umum CPLD dan FPGA adalah keduanya memiliki jumlah gerbang yang banyak dan ketentuan logika yang fleksibel.Sedangkan fitur umum antara CPLD dan PAL mencakup memori konfigurasi non-volatil.CPLD adalah pemimpin di pasar perangkat logika yang dapat diprogram, memiliki banyak manfaat seperti pemrograman tingkat lanjut, biaya rendah, non-volatil, dan mudah digunakan.
Aperangkat logika kompleks yang dapat diprogram(CPLD) adalahperangkat logika yang dapat diprogramdengan kompleksitas antara ituPALDanFPGA, dan fitur arsitektur keduanya.Blok bangunan utama CPLD adalah asel makro, yang berisi implementasi logikabentuk normal disjungtifekspresi dan operasi logika yang lebih khusus.
Fitur[sunting]
Beberapa fitur CPLD memiliki kesamaanPAL:
- Memori konfigurasi non-volatil.Tidak seperti kebanyakan FPGA, konfigurasi eksternalROMtidak diperlukan, dan CPLD dapat langsung berfungsi saat sistem dinyalakan.
- Bagi banyak perangkat CPLD lama, perutean membatasi sebagian besar blok logika agar sinyal input dan output terhubung ke pin eksternal, sehingga mengurangi peluang penyimpanan status internal dan logika berlapis.Hal ini biasanya bukan merupakan faktor bagi CPLD yang lebih besar dan rangkaian produk CPLD yang lebih baru.
Fitur lainnya memiliki kesamaan denganFPGA:
- Tersedia sejumlah besar gerbang.CPLD biasanya memiliki jumlah yang setara dengan ribuan hingga puluhan ribugerbang logika, memungkinkan penerapan perangkat pemrosesan data yang cukup rumit.PAL biasanya memiliki paling banyak beberapa ratus gerbang yang setara, sedangkan FPGA biasanya berkisar dari puluhan ribu hingga beberapa juta.
- Beberapa ketentuan logika lebih fleksibel dibandingkanjumlah produkekspresi, termasuk jalur umpan balik yang rumit antara sel makro, dan logika khusus untuk mengimplementasikan berbagai fungsi yang umum digunakan, sepertibilangan bulat hitung.
Perbedaan paling mencolok antara CPLD besar dan FPGA kecil adalah adanya memori non-volatile on-chip di CPLD, yang memungkinkan CPLD digunakan untuk “pemuat boot” berfungsi, sebelum menyerahkan kendali ke perangkat lain yang tidak memiliki penyimpanan program permanennya sendiri.Contoh yang baik adalah ketika CPLD digunakan untuk memuat data konfigurasi untuk FPGA dari memori non-volatil.[1]
Perbedaan[sunting]
CPLD adalah langkah evolusioner dari perangkat yang lebih kecil sebelumnya,PLA(pertama dikirim olehSignetik), DanPAL.Hal ini pada gilirannya didahului olehlogika standarproduk, yang tidak menawarkan kemampuan program dan digunakan untuk membangun fungsi logika dengan menghubungkan beberapa chip logika standar (atau ratusan chip) secara fisik bersama-sama (biasanya dengan kabel pada papan sirkuit tercetak atau papan, tetapi terkadang, terutama untuk pembuatan prototipe, menggunakanbungkus kawatkabel).
Perbedaan utama antara arsitektur perangkat FPGA dan CPLD adalah bahwa CPLD didasarkan pada internaltabel pencarian(LUT) saat FPGA digunakanblok logika.